NEL晶振是美国一家生产制造石英晶体,贴片晶振,有源晶振,时钟晶体振荡器的电子元件制造商,一直以来为世界各地用户提供了无数优异产品.并且提供多种产品解决方案和各种技术资料.以下是亿金电子提供的NEL时钟晶体振荡器生成和分组件注意事项,供应工程技术参考.
1、Crystal振荡器和输出选择
选择合适的有源晶振,晶体振荡器是在高速应用中至关重要,因为它将提供时钟参考全时钟分配系统.通常是严格的晶体振荡器应用要求频率稳定性为±20ppm,快速上升并且下降时间小于600皮秒,低特征抖动和正耦合器逻辑(PECL)差分输出.频率稳定性将提供可靠的系统参考,而波形的快速上升和下降时间将会导致系统抖动低.(虽然饱和了可以引入快速上升和下降时间的过渡不需要的噪音,这种噪音将被取消使用差分信号.)
输出选择:差分晶振输出PECL优势
使用PECL差分输出提供了关键性优于CMOS逻辑输出技术在高速应用中.与CMOS输出石英晶体振荡器技术不同,LV-PECL技术具有差分输出,这对于减少排放至关重要.然而,像CMOS输出有源晶振一样,PECL获得了它的运行能力从正电源(而不是为ECL逻辑技术供电的负电源电压),实现必要的兼容性.
此外,PECL技术允许电压补偿进一步拒绝噪音正电压供应.所有现代LV-PECL差分输出晶体振荡器包含片上带隙调节器提供噪声容限的电压补偿随着电源电压的变化,以及在结和环境温度.因为PECL电路由电源调节电流组成通过转向逻辑切换到的源负载电阻,设计师有两个方面的好处:
1)供电电流保持不变运行频率
2)AC性能保持不变电压,温度和频率水平的剩余灵敏度小于1mV/V,关于供应的阈值和噪声容限可以实现电压.对于结温,残余灵敏度对于它们,可以获得小于0.1mV/℃的温度参数.
晶体振荡器质量
除了确保波形中的低抖动外,设计人员应确保抖动最小化在石英晶体振荡器本身.这是通过选择来实现的包含非常高Q晶体的振荡器.此外,晶体应调整到振荡器电路由振荡器优化制造商.使用PLL合成器振荡器设计应该避免,因为抖动由锁相环中的噪声产生.
其他振荡器注意事项
在PECL系统中,所有振荡器电路都应该让电源很好地解耦了振荡器.PECL设备需要具备此功能积极处理,因为引用了PECL只有权力最积极的一面供应.因此,对于PECL,Vcc需要尽可能无噪音.因为有源晶振,晶体振荡器特性随负载阻抗而变化和负载偏置电压,重要的是指定正在使用的实际负载和通信这对振荡器供应商而言.所选择的振荡器应具有至少45%最小和最大55%的紧密对称性,并应产生可重复的波形确保信号一致性.
2、时钟驱动器/分配注意事项
时钟驱动器应该是PECL差分器件-具有差分输入以进行接收振荡器信号和差分输出在PCB上分配信号.如果时钟门控如果需要,可能应该有一个Enable引脚单端.
时钟驱动的另一个方面应该是器件的结构对称性,它将反映出来整体信号完整性更好.跟踪时可能需要再生缓冲长度和/或衰减要求它.结构再生非常重要,这样接收信号已经稳定下来并且仍然没有处于上升沿或下降沿.否则进一步衰减可以生成而不是信号缓冲.
3、如果要驱动CMOS输出晶振,则需要进行PECL-toCMOS转换.
4、传输线考虑因素,适用于任何高速和高频时钟分配系统,正确配置和终止传输线要求.